金融街资本领投,国鑫创投联合领投,奕斯伟计算完成超30亿元D轮融资
近日,北京奕斯伟计算技术股份有限公司(简称:奕斯伟计算)宣布完成超30亿元 D 轮融资,由金融街资本领投,国鑫创投联合领投,亦庄国投、瑞丞基金、中新基金、奕行基金、广发乾和、建投投资、广州产投集团、国家集成电路产业投资基金二期、云从科技、鹃湖梦想、初芯基金、策源资本、超高清产业基金等机构跟投。本轮融资将用于研发投入。
近年来,RISC-V 在物联网、智能家居等领域发展势头强劲,并正在向智能汽车、产业、边缘计算等领域拓展。作为一种开源计算架构,RISC-V 具备指令精简、模块化、低成本、可定制化等特性,更适用于芯片使用场景更碎片化、差异化的 AIoT 时代。继 X-86、ARM 架构之后,RISC-V 架构有望成为芯片计算架构的第三极。
数据显示,2022年 RISC-V 架构处理器核出货量突破具有里程碑意义的100亿颗,而据 Semico Research 预测,到2025年 RISC-V 架构处理器核的出货数量将达到800亿颗,市场前景广阔。奕斯伟计算是一家以 RISC-V 为核心的新一代计算架构芯片与方案提供商,自2019年创立以来坚定 RISC-V 计算架构自主研发,推动 RISC-V 架构芯片产品的规模化应用。
目前,奕斯伟计算已形成软硬一体的全栈平台,拥有32位和64位系列化 CPU IP。32位自研 CPU IP 覆盖从超低功耗电子标签到高能效无线连接等多种嵌入式应用场景;64位高性能自研 CPU IP 也在多媒体、无线路由、边缘计算等应用场景落地;车规级32位、64位的 CPU IP 应用于车用微控制器、辅助驾驶、车联网等场景,进一步拓展和丰富 RISC-V 的应用生态。
在信息安全生态方面,奕斯伟计算自主定义的 RISC-V 安全扩展,可应用于自研的32位、64位 CPU 和芯片产品,提升基于 RISC-V CPU 的产品信息安全保护能力,满足智能穿戴、智能电视/机顶盒、车载/车联网等多场景安全业务需求。奕斯伟计算积极参与 RISC-V 开源软件生态建设,向开源社区主线贡献 RISC-V 相关 patch,提升 RISC-V 软件系统适配的自主化与规范化。截至2023年6月,奕斯伟计算被开源社区正式接受的 patch 数量已迅速增至60余项,并被纳入 AOSP(Android 开源项目)、Chromium、GNU、OpenSBI、OP-TEE、QEMU 等多个开源社区主线源代码。
当前,奕斯伟计算已与多家全球战略客户建立合作。未来,还将进一步迭代和丰富产品矩阵,同时通过开源生态、共性技术开发平台等推动半导体产业链开放合作,助力 RISC-V 产业全场景落地。金融街资本董事长程瑞琦表示:“核心技术的国产化是构建我国芯片行业长期竞争力的重要因素,我们所处的智能物联网时代需要更精简、快速和低功耗的芯片产品,这对芯片的核心技术提出了更高要求,奕斯伟计算坚定布局 RISC-V 指令集架构和 IP 等核心技术,有望成为具有国际竞争力的新一代计算架构芯片与方案领先者。”
国鑫创投总经理尹逊敦表示:“物联网时代推动 RISC-V 迎来重大发展契机,奕斯伟计算在优秀的管理和技术团队领导下,具备从自研 IP 到产品的端到端开发能力,尤其在 RISC-V 底层的深度布局,为公司未来长远发展打开空间。”
猜你喜欢
金融街资本领投,国鑫创投联合领投,奕斯伟计算完成超30亿元D轮融资
目前,奕斯伟计算已形成软硬一体的全栈平台,拥有32位和64位系列化 CPU IP。奕斯伟计算完成25亿元C轮融资,加速自主AIoT芯片发展
本轮融资由金石投资和中国互联网投资基金联合领投,尚颀投资、国开科创、华新投资等跟投,老股东 IDG、君联资本、刘益谦等持续加注。芯来科技完成新一轮融资,一年内连获三轮累计数亿元投资
资金将主要用于吸引更多尖端研发人才的加盟,加速芯来科技在更高性能RISC-V 处理器IP的技术布局。